## Esercizio 1 (11 punti).

Sia data una CPU con processore a **2GHz** e **4 CPI** (Clock per Instruction) che adoperi indirizzi da 32 bit e memoria strutturata su due livelli di **cache** (L1, L2), il cui setup è come segue:

L1 è una cache set-associativa a 2 vie con 4 set e blocchi da 2 word; adopera una politica di rimpiazzo LRU. Ricordiamo che consideriamo il set come l'insieme del blocco in cache con tag e bit di validità, mentre la linea è il gruppo di set con il medesimo indice.

L2 è una cache direct-mapped con 4 linee e blocchi da 16 word.

1) Supponendo che all'inizio nessuno dei dati sia in cache, indicare quali degli accessi in memoria indicati di seguito sono HIT o MISS in ciascuna delle due cache. Per ciascuna **MISS** indicare se sia di tipo Cold Start (**Cold**), Capacità (**Cap**) o Conflitto (**Conf**). Utilizzare la tabella sottostante per fornire i risultati ed indicare la metodologia di calcolo più in basso.

|    | Address   | 128 | 8 | 162 | 40 | 8000 | 192 | 12 | 10 | 220 | 130 | 160 | 480 |
|----|-----------|-----|---|-----|----|------|-----|----|----|-----|-----|-----|-----|
| L1 | Block#    |     |   |     |    |      |     |    |    |     |     |     |     |
|    | Index     |     |   |     |    |      |     |    |    |     |     |     |     |
|    | Tag       |     |   |     |    |      |     |    |    |     |     |     |     |
|    | HIT/MISS  |     |   |     |    |      |     |    |    |     |     |     |     |
|    | Miss type |     |   |     |    |      |     |    |    |     |     |     |     |
| L2 | Block#    |     |   |     |    |      |     |    |    |     |     |     |     |
|    | Index     |     |   |     |    |      |     |    |    |     |     |     |     |
|    | Tag       |     |   |     |    |      |     |    |    |     |     |     |     |
|    | HIT/MISS  |     |   |     |    |      |     |    |    |     |     |     |     |
|    | Miss type |     |   |     |    |      |     |    |    |     |     |     |     |

- 2) Calcolare le dimensioni in bit (compresi i bit di controllo ed assumendo che ne basti uno per la LRU) delle due cache: (a) L1 e (b) L2.
- 3) Assumendo che gli accessi in **memoria** impieghino **400 ns**, che gli **hit** nella cache **L1** impieghino **1 ns** e gli **hit** nella cache **L2** impieghino **40 ns**, calcolare (a) il **tempo totale** per la sequenza di accessi, (b) il tempo **medio** per la sequenza di accessi, e (c) **quante istruzioni** vengono svolte nel tempo medio calcolato.
- 4) Calcolare il word offset del quinto indirizzo (8000) per la cache L1 spiegando i calcoli effettuati.
- 5) Considerando i tipi di miss che possono verificarsi durante l'uso della memoria virtuale, indicare se possa presentarsi il caso in cui si abbiano sia *cache hit* sia *page table miss*, spiegando brevemente il motivo. Si noti che questa è una domanda teorica non collegata alla domanda (1) di questo esercizio.

## Esercizio 2 (11 punti).

Considerare l'architettura MIPS a ciclo singolo nella figura in basso (ed in allegato).

Si vuole aggiungere alla CPU l'istruzione vectorised jump and link safe (vjals), di tipo I e sintassi assembly

vjals \$indice, vettore

che salta all'indirizzo contenuto nell'elemento \$indice-esimo del vettore di word e salva il valore PC+4 in \$ra (si ricorda che \$ra è l'ultimo registro). Inoltre se il valore \$indice è minore di zero, l'istruzione sceglierà il primo elemento (0-simo) del vettore.

Esempio 1: se in memoria si è definito staticamente il vettore:

.word 15, 24, 313, 42

e nel registro \$t0 c'è il valore 3 allora

vjals \$t0, vettore

salterà all'indirizzo 42 (che è l'elemento con indice 3 del vettore) e salverà il valore di PC+4 in \$ra.

Esempio 2: Se invece nel registro \$t0 c'è il valore -8 l'istruzione salterà all'indirizzo 15 (che è l'elemento con indice 0 del vettore) e salverà il valore di PC+4 in \$ra.

- 1) Mostrare le **modifiche all'architettura** della CPU MIPS, avendo cura di aggiungere eventuali altri componenti necessari a realizzare l'istruzione. A tal fine, si può alterare la stampa del diagramma architetturale oppure ridisegnare i componenti interessati dalla modifica, avendo cura di indicare i fili di collegamento e tutti i segnali entranti ed uscenti. Indicare inoltre sul diagramma i **segnali di controllo** che la CU genera *per realizzare l'istruzione*.
- 2) Indicare il contenuto in bit della word che esprime l'istruzione vjals \$16, 0x0FFA

compilando la tabella sottostante (assumiamo che lo *OpCode* di vjals sia 0x38, e si ricorda che \$ra è l'ultimo registro).



- 3) Supponendo che l'accesso alle **memorie** impieghi **75 ns**, l'accesso ai **registri 25 ns**, le operazioni dell'**ALU** e dei **sommatori 100 ns**, e che gli altri ritardi di propagazione dei segnali siano trascurabili, indicare la durata totale del **ciclo di clock** tale che anche l'esecuzione della nuova istruzione sia permessa spiegando i calcoli effettuati.
- 4) Indicando con vjals il segnale di controllo che viene asserito per eseguire la nuova istruzione, assumiamo che
- a) tutti i segnali di tipo don't care siano pari a 0 e che
- b) la Control Unit della CPU MIPS modificata per supportare vjals sia difettosa e sovrascriva il segnale RegDst come segue:

  RegDst = vjals

In tal caso, quale sarà il valore di \$2 al termine dell'esecuzione del seguente frammento di codice, assumendo che \$s2 e il PC siano **inizializzati a 0**? Spiegare il motivo.



## Esercizio 3 (11 punti)

Si consideri l'architettura MIPS con pipeline mostrata nella figura in basso (ed in allegato). Il programma qui di seguito (fornito sia in formato testo che come immagine) effettua le operazioni di somma o sottrazione indicate nella stringa fornita in input.

```
.qlobl main
.globl main
.data
                              .data
W: .asciiz "+2-3+4+2"
                              W: .asciiz "+2-3+4+2"
.text
                              .text
                              main:
main:
                                      and $t0, $t0, $zero
       and $t1, $t0, $t0
                                      and $t1, $t0, $t0
       and $t0, $t0, $zero
                                            $a0, W
                                      la
       la $a0, W
                                           $v0, $zero, $zero
                                      or
       or $v0, $zero, $zero
                              Cycle:
                                      lb
                                            $t1, 0($a0)
Cycle: lb $t1, 0($a0)
                                      beg $t1, $zero, Exit
       beq $t1, $zero, Exit
                                            $t0, 1($a0)
                                      lb
       lb $t0, 1($a0)
                                      subi $t0, $t0, '0'
       sub $t0, $t0, '0'
                                      bne $t1, '-', Add
       bne $t1, '-', Add
                                      sub $t0, $zero, $t0
       sub $t0, $zero, $t0
                                      add $v0, $v0, $t0
                              Add:
       add $v0, $v0, $t0
Add:
                                      addi $a0, $a0, 2
       addi $a0, $a0, 2
                                           Cycle
       j Cycle
                              Exit:
                                      move $a0, $v0
       move $a0, $v0
Exit:
                                            $v0, 1
                                      li
       li $v0, 1
                                      syscall
       syscall
                                           $v0, 10
                                      li
       li $v0, 10
                                      syscall
       syscall
```

Si supponga che tutte le istruzioni impiegate fanno parte del set supportato dalla CPU in figura, ossia non si fa uso di alcuna pseudoistruzione.

Si indichino (ignorando hazard che possano concernere la syscall):

| 1) le istruzioni tra le quali sono presenti <b>data hazard</b> – indicare i numeri di istruzione N ed M (vis coinvolto \$xY (nel formato N / M / \$xY);                                                                                                                                                           | sibili alla sinistra delle linee di codice in figura) ed il registro |
|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|----------------------------------------------------------------------|
| 2) le istruzioni tra le quali sono presenti control hazard – indicare i numeri di istruzione N ed M (                                                                                                                                                                                                             | (nel formato N / M);                                                 |
| 3) quanti cicli di clock sono necessari ad eseguire il programma tramite forwarding, spiegando                                                                                                                                                                                                                    | il calcolo effettuato;                                               |
| 4) quanti cicli di clock sarebbero necessari ad eseguire il programma senza forwarding, spieg                                                                                                                                                                                                                     | ando il calcolo effettuato;                                          |
| <ul> <li>5) quali sono, per ognuna delle cinque fasi, le istruzioni (o le bolle) in pipeline durante il 14° cicle IF:     ID:     EX:     MEM:     WB:</li> <li>6) qualora la decisione delle istruzioni di jump sia compiuta in fase ID, quante fasi di stallo causi cambiamento abbia altri effetti.</li> </ul> |                                                                      |

